## МГТУ им.Н.Э.Баумана

| Xap     | гов | В. | R |
|---------|-----|----|---|
| 1 1 W P | LUD |    | - |

Микропроцессоры с микропрограммным управлением.

Методические указания к лабораторным работам по курсу "Теория и проектирование ЭВМ"

Электронная обработка – В. Кузмичев

Данный практикум предназначен для изучения секционных процессорных элементов, блоков микропрограммного управления, микропрограммирования операций в микропроцессорных системах с разрядно – модульной архитектурой.

## КРАТКОЕ ОПИСАНИЕ УСТРОЙСТВА «МИКРОТРЕНАЖЕР МТ1804» (МТ1804)

### Назначение и структура

Устройство МТ1804 предназначено дня изучения архитектуры, основ микропрограммирования и применения МПК серии KI804. Для работы устройства необходим источник питания постоянного тока напряжением  $+5~\mathrm{B}~\pm5\%$  и максимальным током нагрузки не менее 2,5 A.

Структурная схема МТ1804 приведена на рис.1. Функционально устройство делится на узел управления и операционный узел. Узел управления содержит: БИС управления адресом микрокоманды КІ804ВУ1, микропрограммную память объемом шестнадцать 32-разрядных слов на микросхемах К155РУ2, 32-разрядный регистр микрокоманд (МК) на микросхемах К1804ИР1, ПЗУ для управления выборкой следующего адреса объемом тридцать два байта на микросхеме К155РЕ3, внутренний тактовый генератор с частотой 1 МГц. Операционный узел содержит: БИС центрального процессора К1804ВС1, мультиплексоры сдвига, регистр выходных данных, регистр состояния и мультиплексор флагов состояния.

Регистр МК, данных и регистр состояния имеют общую линию синхронизации от тактовых импульсов (ТИ). Запись информации в эти регистры происходит по положительному фронту (0/1) ТИ, т.е. в регистры записывается информация, представленная на входах этих регистров к моменту поступления ТИ. По этой причине установка признаков (флагов) в регистре состояния для последующего использования происходит на такт позже по сравнению с моментом их появления на выходах процессора. Выходные данные процессора У записываются в выходной регистр данных также с задержкой на один такт.



Взаимодействие оператора с устройством осуществляется через органы управления и индикации. Устройство имеет переключатели режимов работы ЗАГРУЗКА - РАБОТА, ШАГ - АВТОМАТ, генератора тактовых импульсов ВНУТРЕННИЙ - ВНЕШНИЙ; переключатели для задания адреса ячейки микропрограммной памяти (АДРЕС), записываемого кода данных (ДАННЫЕ), для управления мультиплексорами (МУЛЬТИПЛЕКСОР); кнопки ПУСК и ЗАГРУЗКА.

Для контроля информации в МТ1804 установлено 12 светодиодных индикаторов (3 секции по 4 индикатора в каждой): правая секция - для индикации содержимого адресуемой ячейки микропрограммной памяти, средняя - регистра МК, левая - для индикации данных на основных шинах устройства. Подключение выходов памяти, регистра МК и контрольных точек (шин) к светодиодам осуществляется потетрадно через мультиплексоры. В зависимости от номера, устанавливаемого на переключателях МУЛЬТИПЛЕКСОР, к индикаторам подключается определенная группа разрядов памяти, регистра МК (табл. I) или контрольных точек (табл. 2).

Таблица 1

| Номер    | 7     | 6     | 5     | 4     | 3     | 2    | 1   | 0   |
|----------|-------|-------|-------|-------|-------|------|-----|-----|
| тетрады  |       |       |       |       |       |      |     |     |
| Номера   | 31-28 | 27-24 | 23-20 | 19-16 | 15-12 | 11-8 | 7-4 | 3-0 |
| разрядов |       |       |       |       |       |      |     |     |

Таблица 2

| Код | Индикаторы данных |     | ных  | Функция |                                 |
|-----|-------------------|-----|------|---------|---------------------------------|
|     | 3                 | 2   | I    | 0       |                                 |
| 000 | Y3                | Y2  | Y1   | Y0      | Выходы К1804ВУ1                 |
| 001 | Y3                | Y2  | Y1   | Y0      | Выходы КІ804ВСІ                 |
| 010 | C4                | OVR | F3   | Z       | Флаги КІ804ВСІ                  |
| 011 | C4*               | CCE | /P   | /G      | *)                              |
| 100 | ST3               | ST2 | ST1  | ST0     | Выходы регистра состояния       |
| 101 | PQ3               | PQ0 | PR3  | PR0     | Входы/выходы сдвига КІ804ВСІ    |
| 110 | <i>Y3'</i>        | Y2' | Y1 ' | YO'     | Выходы регистра выходных данных |
| III | <i>Y</i> 3        | Y2  | Y1   | Y0      | То же                           |

С4 – выходной перенос счетчика МК К1804ВУ1;

ССЕ – выход мультиплексора флагов состояния;

/P, /G – инверсные сигналы генерации ускоренного переноса К1804BC1.

#### 2. Основные режимы работы МТ1804

Устройство МТ1804 может работать в режиме **ЗАГРУЗКА** для программирования микропрограммной памяти и в режиме **РАБОТА** для выполнения микропрограммы.

- 2.1 Для выполнения режима ЗАГРУЗКА необходимо:
- а) переключатель режима установить в положение ЗАГРУЗКА,
- б) переключателями АДРЕС набрать код адреса ячейки,
- в) переключателями МУЛЬТИПЛЕКСОР установить двоичный номер тетрады,
- г) переключателями ДАННЫЕ набрать код, записываемый в указанную тетраду ячейки,
- д) нажав кнопку ЗАГРУЗКА, произвести запись,
- е) для загрузки 32-разрядной ячейки памяти действия в)-д) повторить 8 раз.

Контроль записываемой информации осуществляется по показаниям светодиодов памяти.

- 2.2. Для запуска программы на микропрограммном уровне необходимо произвести начальную установку регистра МК (инициализацию), т.е. ввести в регистр МК микрокоманду со стартовым адресом программы. Для этого после загрузки всей программы на переключателях АДРЕС нужно установить значение стартового адреса и нажать кнопку ПУСК. При этом из памяти по указанному адресу будет выбрана микрокоманда, помещаемая в регистр МК, в чем можно убедиться с помощью индикаторов регистра МК.
- 2.3. Для дальнейшего выполнения программы переключатель режима следует перевести в положение **РАБОТА**. В шаговом режиме при однократном нажатия кнопки **ПУСК** выполняется одна микрокоманда, в автоматическом режиме вся программа.

## Работа № І. ИССЛЕДОВАНИЕ ФУНКЦИЙ ПРОЦЕССОРА

<u>Цель работа</u> - изучение устройства МТ1804; изучение структуры, принципа действия и функций процессорного элемента KI804BCI; программирование и выполнение линейных микропрограмм.

#### Теоретическая часть

Функционирование процессора рассмотрим по структурной схеме (рис. 2). На схеме можно выделить четыре блока: внутренней памяти, арифметико - логический, регистра Q, управления. Блок внутренней памяти содержит: регистровое запоминающее устройство (РЗУ), имеющее шестнадцать 4-разрядннх регистров общего назначения (РОН); сдвигатель данных (СДА), позволяющий записывать в РЗУ информацию без сдвига и со сдвигом вправо или влево на один разряд; два регистра PzA и PzB на выходе блока. Выбор регистров РЗУ как источников информации осуществляется по адресам на входах A и B. Информация из РОНов поступает на регистры PzA, PzB по сигналу логической единицы (I) на тактовом входе T. При сигнале логического нуля (0) эти регистры находятся в режиме хранения. Запись информации в регистр РЗУ возможна только по адресу B и происходит при поступлении сигнала O на вход T.



Данные (F) с выхода АЛУ загружаются в РОН без сдвига или со сдвигом влево или вправо по схеме (рис. 3) в зависимости от кода управления на входах I8-6.



Арифметико-логический блок содержит арифметико-логическое устройство (АЛУ), выполняющее 8 операций над операндами R и S в зависимости от кода управления на входах I5-3 (табл. 3). Арифметические операции в АЛУ выполняются с учетом значения сигнала входного переноса СО в дополнительном коде. На выходах АЛУ формируются 4 флага (признака) результата: перенос из старшего разряда С4, переполнение  $OVR=C4 \oplus C3$ , знак (или содержимое старшего разряда АЛУ) F3 и признак нулевого результата z=1, если F=0. При выполнении логических операций C4 и OVR вычисляются иначе /см. [I]/. Кроме. того, формируются сигналы генерации  $\overline{G}$  и распространения  $\overline{P}$  переноса из АЛУ, необходимые для организация ускоренного переноса в многоразрядной схеме, построенной из нескольких секций процессора.

Таблица 3

| I5-3 | Функция АЛУ (F)                    |
|------|------------------------------------|
| 000  | R+S+CO                             |
| 001  | S-R-1+CO                           |
| 010  | R-S-1+CO                           |
| 011  | $R \vee S$                         |
| 100  | $R \cdot S$                        |
| 101  | $\overline{R} \cdot S$             |
| 110  | $R \oplus S$                       |
| 111  | $\overline{R} \oplus \overline{S}$ |

Источниками операндов R и S могут быть регистры P3V, внешняя шина данных D, выделенный регистр Q и шина "0". Выбор источников по входам R и S проводится с помощью селектора источника данных (СИД), управляемого кодом 12-0 (табл. 4). Результат операции (F) из АЛУ поступает на селектор выходных данных (СВД), на сдвигатель СДА и регистр Q. Приемник результата (адресуемый по адресу B регистр общего назначения в P3V, регистр D или выходная шина D0 зависит от кода управления на входах I8-6 (табл. 5).

Таблица 4

| I2-0 | Источники операндов |                |  |  |
|------|---------------------|----------------|--|--|
|      | R                   | S              |  |  |
| 000  | POH(A)              | PQ             |  |  |
| 001  | POH(A)              | <i>POH (R)</i> |  |  |
| 010  | 0                   | PO             |  |  |
| 011  | 0                   | <i>POH (R)</i> |  |  |
| 100  | 0                   | POH(A)         |  |  |
| 101  | D                   | POH(A)         |  |  |
| 110  | D                   | PO             |  |  |
| 111  | D                   | 0              |  |  |

Таблица 5

| I8-6 | Тип загрузки                                | Выход Ү |
|------|---------------------------------------------|---------|
| 000  | $F \rightarrow PQ$                          | F       |
| 001  | Нет загрузки                                | F       |
| 010  | $F \setminus POH(R)$                        | 4       |
| 011  | $F \rightarrow POH(R)$                      | F       |
| 100  | $F/2 \rightarrow POH(R)$                    | F       |
| 101  | $F/2 \rightarrow POH(R)$                    | F       |
| 110  | $2F \rightarrow POH(R)$ $2O \rightarrow PO$ | F       |
| 111  | 2F→POH (B)                                  | F'      |

Раздельное управление операциями в АЛУ и приемником результата позволяет реализовать в одной микрокоманде комбинированные операции: сложения-вычитания со сдвигом влево или вправо, логические операции со сдвигом влево или вправо и др. Для организации логического, циклического или арифметического сдвигов влево или вправо при одинарной или двойной длине операндов (рис. 4) необходимо управлять входами/выходами PRO, PR3, PQO, PQ3 процессора. Это осуществляется путем соответствующей коммутации входов/выходов и линий сигналов логического 0 и F3. Для этой цели в схеме (см. рис. I) используются мультиплексоры, установленные в цепи сдвигов. Управление мультиплексорами осуществляется 2-разрядным кодом (МI, МО) микрокоманды, определяющим тип сдвига, и кодом 18-6, определяющим направление сдвига.

Блок регистра Q состоит из Q - регистра (PQ) и сдвигателя регистра (CДP), который осуществляет сдвиг содержимого PQ вправо или влево на один разряд.

Блок управления вырабатывает управляющие сигналы на остальные блоки процессора в зависимости от кода I8-0 на входах.

| Koa<br>MI.MO | Cabur<br>bnpaba            | Cdbur<br>bnebo                |
|--------------|----------------------------|-------------------------------|
| 00           | 0 - R3 POH RO<br>0 - R3 RO | - R3 POV NO -0<br>- R3 B0 - 0 |
| 01           | R3 PON R0                  | (83 PON RO) -<br>(03 a0) -    |
| 10           | (R3 POH RO)                | R5 POU R0                     |
| 11           | (R3 VOH RO)                | G3 80 -0                      |

00- Λοιυνοςκυύ εθδυτ, 01- υμκπυνεοκυύ εθδυτ, 10- υμκπυνεοκυύ εθδυτ θδούνού Βπυνου 11- ' ορυφπεπυνεοκυύ εθδυτ θδούκού Βπυνοι

Puc. 4

В устройстве МТ1801 применяются 32-разрядные микрокоманды. Формат микрокоманды показан в табл. 6. В табл. 7 приведены примеры программирования некоторых операций процессора K1804BCI. Незаполненные поля в микрокомандах обозначают несущественное значение их для данной операции. XXXX - исходные данные на шине D процессора, устанавливаемые через тетраду 0 регистра МК.

Порядок прохождения микропрограммы в устройстве рассмотрим на примере выполнения последовательности микрокоманд МКО, МК5, МК5, размещенных в памяти по адресам 0, 5 (табл. 7). В табл. 8 представлен процесс обработки микрокоманд, учитывающий действия оператора и свойства процессора. В таблице использованы следующие обозначения: значения тактового импульса ТИ, принимаемые в течение одного такта работы (0/1 - переход из 0 в I, I - уровень логической единицы, 0 - уровень логического нуля);→ - операция пересылки; (РОНО) - содержимое регистра общего назначения. В табл. 9 приведены наблюдаемые состояния шин после выполнения каждой микрокоманды.

Таблица 6

| Номер<br>тетрады | Номер<br>бита        | Назначение<br>бита       | Функция                                           |
|------------------|----------------------|--------------------------|---------------------------------------------------|
| 0                | 0<br>1<br>2<br>3     | D0<br>D1<br>D2<br>D3     | Данные для D-шины                                 |
| 1                | 4<br>5<br>6<br>7     | B0<br>B1<br>B2<br>B3     | Адрес РОН на входах В                             |
| 2                | 8<br>9<br>10<br>11   | A0<br>A1<br>A2<br>A3     | Адрес РОН на входах А                             |
| 3                | 12<br>13<br>14       | 13<br>14<br>15           | Функция АЛУ                                       |
|                  | 15                   | CO                       | Значение входного<br>переноса в АЛУ               |
| 4                | 16<br>17<br>18       | 10<br>11<br>12           | Указатель операндов в АЛУ                         |
|                  | 19                   | МО                       | Нулевой бит управления мультиплексорами сдвига    |
| 5                | 20<br>21<br>22       | 16<br>17<br>18           | Определение приемника<br>результата операции      |
|                  | 23                   | M1                       | Первый бит управления мультиплексорами сдвига     |
| 6                | 24<br>25<br>26<br>27 | CA0<br>CA1<br>CA2<br>CA3 | Управление выборкой адреса следующей микрокоманды |
| 7                | 28<br>29<br>30<br>31 | AR0<br>AR1<br>AR2<br>AR3 | Адрес перехода                                    |

Таблица 7

| Адрес  |       |         |    | Н     | омер | тетра, | ды |   |      |      | Операции                      |
|--------|-------|---------|----|-------|------|--------|----|---|------|------|-------------------------------|
| памяти | 7-6   | 5       |    | 4     |      | 3      | 2  |   | I    | 0    |                               |
|        | AR-CA | M1.I8-6 | M0 | .I2-0 | CO.l | [5-3   | A  |   | В    | D    |                               |
| 0      |       | 011     |    | 111   |      | 011    |    | 0 | 0000 | XXXX | Загрузка РОН 0                |
| I      |       | 001     |    | 011   |      | 011    |    | 0 | 0000 |      | Чтение <i>РОН 0</i>           |
| 2      |       | ???     |    | ???   |      | ???    |    |   |      |      | Загрузка РО                   |
| 3      |       | ???     |    | ???   |      | ???    |    |   |      |      | Чтение PQ                     |
| 4      |       | ???     |    | ???   |      | ???    |    |   |      |      | Установка 0 в PQ              |
| 5      |       | 0 101   | 0  | 011   |      | 011    |    | 0 | 0000 |      | Сдвиг РОН 0 вправо            |
| 6      |       | ? ???   | ?  | ???   |      | ???    |    | ? | ???? |      | Сдвиг РОН 0 влево             |
| 7      |       | 1 110   | 0  | 011   |      | 011    |    | 0 | 0000 |      | Двойной сдвиг влево           |
| 8      |       | ? ???   | ?  | ???   |      | ???    |    | ? | ???? |      | Двойной сдвиг вправо          |
| 9      |       | 011     |    | 011   | I    | 000    |    | 0 | 0000 |      | POH $0+1 \rightarrow POH 0$   |
| 10     |       | ???     |    | ???   | ?    | ???    |    | ? | ???? |      | <i>POH 0-1</i> → <i>POH 0</i> |
| 11     |       | 0 101   | 0  | 011   | 1    | 000    |    | 0 | 0000 |      | Сложение со сдвигом           |
| 11     |       | 0 101   | U  | 011   | 1    | 000    |    | U | 0000 |      | вправо                        |
| 12     |       | ? ???   | ?  | ???   | ?    | 000    |    | 2 | ???? |      | Сложение со сдвигом           |
| 12     |       | 1 111   | 1  | 111   | !    | ???    |    | ı | 111  |      | влево                         |

Таблица 8

|         |     | таолица в                                        |
|---------|-----|--------------------------------------------------|
| Пуск по | ТИ  | Выполняемая операция                             |
| AO      | 0/1 | MK0→ $P$ г $MK$ (занесение MK0 в регистр MK)     |
|         | 0   | $F = D \rightarrow Y$ (на выходе МП значение D)  |
|         |     | $F = D \rightarrow POH 0$ - (загрузка D в POH 0) |
| A5      | 0/1 | MK5→PгMK                                         |
|         | 1   | $F = (POH \ 0) \rightarrow Y$                    |
|         | 0   | $F/2 = D/2 \rightarrow POH 0$                    |
| A5      | 0/1 | MK5→PгMK                                         |
|         | 1   | $F = (POH \ 0) \rightarrow Y$                    |
|         | 0   | $F/2 = D/4 \rightarrow POH 0$                    |

## Таблица 9

| Пуск по | Вых. У   | Флаги       | Вых. Рг | Вых. Рг |
|---------|----------|-------------|---------|---------|
| адресу  | K1804BCI | C4 OVR F3 Z | данных  | сост.   |
| A0      | 0110     | ?? 00       | XXXX    | -       |
| A5      | 0110     | ?? 00       | 0110    | -       |
| A5      | 0011     | ?? 00       | 0110    | -       |
| A5      | 0001     | ?? 00       | 0011    | -       |

## Задание для самостоятельной подготовки

- 1. Ознакомьтесь с описанием и основными режимами работы устройства МТ1804, способами контроля информации в МТ1804. Изучите структуру микропроцессора К1804ВС1 и выполняемые им функции.
  - 2. Запрограммируйте неопределенные поля микрокоманд в табл. 7 для выполнения всех указанных

операций. Подготовьте в форме табл. 8,9 описание заданной преподавателем последовательности операций.

3. Составьте микропрограммы для решения заданий п. 5 (см. порядок выполнения работы).

## Порядок выполнения работы

- 1. Изучить конструкцию устройства. Найти основные блоки узла управления и операционного узла.
- 2. Подключить к клеммам *XP1* источник питания напряжением +5 В и нагрузочной способностью не менее 2,5 А. Установить переключатель генератора тактовых импульсов в положение **ВНУТРЕННИЙ**, переключатели режима в положение **ЗАГРУЗКА** и **ШАГ**.

<u>Внимание!</u> При выключении источника питания содержимое **мик**ропрограммной памяти не сохраняется.

- 3. Загрузить в память микропрограмму из табл. 7. Выполнить заданную последовательность МК, адресуя их с переключателей адреса в режиме **ЗАГРУЗКА**. После выполнения каждой МК наблюдать на индикаторах состояния выходов Y и флаги процессора, выходов регистров данных и состояния. Результаты записать в виде табл. 9, сравнивая их с ожидаемыми. Объяснить полученные результаты.
- 4. Проверить при многократном исполнении действие остальных микрокоманд из табл. 7, предварительно очистив регистр Q.
  - 5. Разработать и выполнить микропрограммы следующих операций:
  - а) очистка регистра РОН<sub>і</sub>;
  - б) обмен данными регистров  $POH_i$  и  $POH_i(PQ)$ ;
- в) алгебраическое сложение/вычитание в дополнительном коде. Изменяя операнды, получить наибольшее количество возможных комбинаций флагов Z, C4, OVR, F3. Запротоколировать результаты наблюдений;
  - г) изменение знака числа;
  - д) алгебраическое сложение/вычитание чисел в обратном коде;

#### Содержание отчета

В отчет должны входить: структурная схема и таблицы функций управления процессорного элемента; описание выполнения заданной последовательности микрокоманд; микропрограммы и результаты наблюдений в виде таблиц.

# Работа № 2. БЛОК МИКРОПРОГРАММНОГО УПРАВЛЕНИЯ (БМУ). ПЕРЕХОДЫ В МИКРОПРОГРАММАХ С ИСПОЛЬЗОВАНИЕМ СТЕКА

<u>Цель работы</u> - изучение структуры и функций БМУ К1804ВУ1, способа управления узлами БМУ с помощью микрокоманды; исследование функций перехода с использованием стека.

#### Теоретическая часть

Управление выборкой следующей микрокоманды из микропрограммной памяти осуществляется с помощью блока микропрограммного управления, который на схеме (см. рис. I) представлен узлами:

БИС управления адресом микрокоманды K1804BУ1, микропрограммная память, регистр микрокоманды, ПЗУ для управления выборкой следующего адреса. В составе микрокоманды, выбираемой из памяти на регистр МК, имеются два поля AR (тетрада 7) и СА (тетрада 6), используемые для управления БИС K1804BУ1. 4-разрядный код функции перехода СА и сигнал с выхода мультиплексора флагов состояния поступают на адресные входы ПЗУ. На выходах ПЗУ вырабатываются сигналы управления БИС K1804BУ1, необходимые для реализации заданной функции перехода. Код адреса перехода AR из памяти поступает непосредственно на R -входы БИС K1804BУ1. Чтобы уяснить значения сигналов на выходах ПЗУ, необходимых для управления БИС K1804BУ1, обратимся к структурной схеме БИС (рис. 5), Схема содержит: регистр адреса (P2A), на входы которого R поступает адрес с выходов памяти; счетчик микрокоманд (СМК), состоящий из схемы приращения - инкрементора - и регистра (P2 СМК); стек, состоящий из 4 регистров накопителя, указателя стека и схема записи/считывания; мультиплексор, с помощью которого выбирается источник адреса следующей микрокоманды. Источником адреса могут быть регистр адреса, счетчик микрокоманд, стек или Q -шина адреса, подключенная в устройстве МТ1804 к переключателям адреса (см. рис. I).Выбор источника адреса осуществляется в зависимости от значений управляющих сигналов на входах мультиплексора SO, SI (табл. 10). Выходы мультиплексора соединены с

четырьмя двухвходовыми элементами ИЛИ, позволяющими модифицировать выбранный адрес с помощью маски, подаваемой на входы OR . При наличии I в i -м разряде маски адрес может быть изменен на  $2^i$  (в устройстве на входы OR из ПЗУ поступает 0). С выходов ИЛИ код адреса поступает на элементы И, управляемые сигналом  $\overline{ZA}$  Адрес выводится на выходы Y через трехстабильные буферы, управляемые сигналом  $\overline{OE}$  (в устройстве МТІ804  $\overline{ZA}=1, \overline{OE}=0$ , что обеспечивает постоянную выдачу адреса на шину Y). Инкрементор счетчика микрокоманд увеличивает текущий адрес Y на I, если сигнал CO=I (в МТ1804 на входе CO постоянно действует сигнал I). Запись нового адреса в P2CMK происходит по положительному фронту тактового импульса на входе T. По положительному фронту T-импульса и сигналу разрешения  $\overline{RE}=0$  происходит запись адреса в P2A (в МТІ804 на входе  $\overline{RE}=0$  постоянно действует 0).



Таблица 10

| I domina i o |    |      |  |  |  |
|--------------|----|------|--|--|--|
| SI           | S0 | Y    |  |  |  |
| 0            | 0  | СМК  |  |  |  |
| 0            | 1  | РгА  |  |  |  |
| 1            | 0  | Стек |  |  |  |
| I            | I  | D    |  |  |  |

Таблица 11

| $\overline{FE}$ | PU<br>P | Операция                              |
|-----------------|---------|---------------------------------------|
| 1               | X       | Стек отключен                         |
| 0               | 1       | PUSH: содержимое<br>CMK загружается в |
| 0               | 0       | стек<br>РОР: циклический              |
|                 |         | сдвиг содержимого стека               |

Стек БИС КІ804ВУ1 используется для временного хранения адресов со счетчика микрокоманд. Адрес, записанный в стек последним, извлекается из него первым. Операции со стеком определяются сигналами управления, действующими на входах  $\overline{FE}$ , PUP (табл. 11). Обращение к ячейкам накопителя стека осуществляется через указатель стека (УС), выполненный на основе 2-разрядного реверсивного счетчика. При выполнении операции **PUSH** (загрузка в стек) по фронту Т-импульса происходит увеличение на I содержимого УС и запись содержимого СМК в стек при T=0. При выполнении операции POP (выборка из стека) источником адреса, поступающим на выход стека, является верхняя ячейка стека, определяемая содержимым указателя стека. После выборки содержимое УС уменьшается на I, что приводит к изменению статуса верхней ячейки отека. Внешне это воспринимается как циклический сдвиг содержимого стека. Состояния указателя стека до и после выполнения операций **PUSH** и **POP**:

| УС   | до/после | операции | 0/1 | 1/2 | 2/3 | 3/0 |
|------|----------|----------|-----|-----|-----|-----|
| PUSI | H        | _        |     |     |     |     |
| УС   | до/после | операции | 0/3 | 1/0 | 2/1 | 3/2 |
| POP  |          | -        |     |     |     |     |

Здесь 0, 1, 2, 3 - номера ячеек накопителя стека. При сигнале  $\overline{FE}=1$  изменения содержимого УС не происходит, считывание информации осуществляется из верхней ячейки отека.

Основное назначение стека - сохранение адреса основной программы при переходе к подпрограмме. Автоматическое запоминание и восстановление адреса основной программы происходит благодаря программированию в ПЗУ операций **PUSH** и **POP** соответственно при переходе и возврате из подпрограммы, а также программированию сигналов на управляющих входах *S0,S1*. В табл. 12 приведены коды, программируемые в ПЗУ в зависимости от функций перехода. Кроме кодов управления, подаваемых на входы БИС К1804ВУ1, на выходе ПЗУ вырабатывается бит управления регистром состояния (флагов), запрещающий запись флагов в регистр при значении 1.

Автоматическое сохранение и восстановление адреса при обращении и выхода из подпрограммы позволяют сделать подпрограммы вложенными, т.е. осуществить вызов одной подпрограммы из другой. Уровень вложенности микропрограмм определяется размером стека (для БИС K1804BV1 не превышает 4). Функция "условный переход к подпрограмме» (в табл. 12 код CA = 0100) позволяет перейти к подпрограмме по значению разряда Z регистра состояния (по  $F \neq 0$ ).

В устройстве МТ1804 стек может быть использован для организации циклического выполнения участка программы. Для этого перед началом цикла в один из внутренних регистров процессора загружается число повторений k. После выполнения циклической части программы это число уменьшается на единицу и затем осуществляется проверка конца цикла с помощью микрокоманды "окончить цикл и вытолкнуть из стека, если F=0".

Таблина 12

|                                  |           |      |    |       |                 |                |       | таолица т2          |
|----------------------------------|-----------|------|----|-------|-----------------|----------------|-------|---------------------|
| Функция перехода                 | Входы ПЗУ |      |    | Выход | цной в          | Операции в БМУ |       |                     |
|                                  | Код СА    | Флаг | SI | .SO   | $\overline{FE}$ | PUP            | Pe ST |                     |
| Переход на следующий адрес       | 0010      | X    | 0  | 0     | 1               | X              | 0     | СМК→Ү               |
| (продолжить)                     |           |      |    |       |                 |                |       |                     |
| Безусловный переход на адрес     | 0001      | X    | 0  | I     | I               | X              | 0     | PгA→Y               |
| Переход на адрес из РгМК,        | 1100      | 0    | 0  | 0     | I               | X              | 1     | $CMK \rightarrow Y$ |
| если F=0*)                       | 1100      | 1    | 0  | 1     | 1               | X              | 1     | РгА→Ү               |
| Переход на адрес из РгМК,        | 0000      | 0    | 0  | I     | 1               | X              | I     | РгА→Ү               |
| если F≠0                         | 0000      | 1    | 0  | 0     | 1               | X              | 1     | CMK→Y               |
| Загрузить в стек (и продолжить)  | 1001      | X    | 0  | 0     | 0               | 1              | 0     | CMK—Y,PUSH          |
| Вытолкнуть в стек (и продолжить) | 1010      | X    | 0  | 0     | 0               | 0              | 0     | CMK→Y',POP          |
| Переход по стеку                 | 0111      | X    | 1  | 0     | I               | X              | 0     | СТЕК→Ү              |
| Окончить цикл и вытолкнуть из    | 1000 1000 | 0    | I  | 0     | I               | X              | 1     | СТЕК→Ү              |
| стека, если $F=0$ **)            |           | 1    | 0  | 0     | 0               | 0              | 1     | СМК→Ү,РОР           |
| Переход по адресу вектора        | 0011      | X    | 1  | 1     | 1               | X              | 0     | D→Y                 |
| (на переключателях адреса)       |           |      |    |       |                 |                |       |                     |
| Переход к подпрограмме           | 0101      | X    | 0  | I     | 0               | 1              | 0     | PгA→Y, PUSH         |
| Переход к подпрограмме,          | 0100      | 0    | 0  | 1     | 0               | 1              | 1     | PгA→Y, PUSH         |
| если F≠0                         | 0100      | 1    | 0  | 0     | 1               | X              | 1     | CMK→Y               |
| Возврат из подпрограммы          | 0110      | X    | 1  | 0     | 0               | 0              | 0     | СТЕК→Ү, РОР         |

<sup>\*)</sup> Аналогичные операции перехода по адресу из Pr.MK, если F3=1 (CA=1101), OVR=1 (CA=1110), C4=1 (CA=1111)

Если F≠0, через стек происходит возврат к началу циклического участка программы, в противном случае выбирается следующий адрес из счетчика микрокоманд.

<sup>\*\*)</sup> Аналогичная операция по условию C4=1 (CA = 1011).

Наряду с описанными функциями перехода в табл. 12 приведены коды функций перехода по условиям и др. В табл. 13 приведены две программы переходов с использованием стека: программа I реализует цикл с бесконечным числом повторений, программа 2 - работу с обращением к подпрограмме, размещенной в ячейках 12, 13. Рассмотрим подробнее работу БМУ при выполнении программы 2. В табл. 14 приведена диаграмма состояний регистров БМУ и сигналов управления на входах и выходах БИС К1804ВУ1. В такте ТО выполняется микрокоманда МКО с адресом  $0:S\theta = S1 = \theta$ , поэтому на выход Y БИС из счетчика микрокоманд поступает адрес I и из памяти извлекается микрокоманда "переход к подпрограмме" (JSR12), адресная часть которой  $A\hat{R} = 12$  поступает на входы R.. В такте TI эта команда принимается в PrMK, а адрес 12 - в РгА. На входах БИС устанавливаются сигналы для выполнения перехода и сохранения адреса возврата в стеке. Адрес 12 передается из РгА на выход У и по нему выбирается первая микрокоманда подпрограммы МК12. В такте Т2 МК12 загружается в РгМК, адрес возврата 2 -в стек, а адрес (12+1) = 13 в СМК. Из СМК под действием сигналов SO=S/=0 адрес 13 поступает по шине Y на вход памяти, из которой считывается микрокоманда "возврат из подпрограммы" (RTS). В такте ТЗ на входах БИС устанавливаются сигналы для выполнения возврата из подпрограммы. Из стека на выход У поступает адрес возврата 2, и из памяти выбирается; МК2 основной программы. В такте Т4 микрокоманда МК2 заносится в РгМК, происходит циклический сдвиг содержимого стека, в результате чего адрес 2 выталкивается. а адрес 3 записывается в СМК. Содержимое СМК поступает на выход Y, и из памяти выбирается микрокоманда безусловного перехода по адресу 0 (JP0). Адрес 0 поступает на R -входы. В такте T5 "JP0" записывается в PrMK, адрес 0-в PrA и под действием сигналов SO = I, SI = 0 содержимое PrA передается на выход Y для выборки микрокоманды МКО. Далее цикл работы БМУ повторяется.

Таолипа ТЗ

| SequA<br>UTEMBU  | Тетра <b>да 7</b><br>(42) | Тетрада 6<br>( <i>СА</i> )   | Ви <b>ход</b><br>У | Примечания                                                                 |
|------------------|---------------------------|------------------------------|--------------------|----------------------------------------------------------------------------|
| 0<br>I<br>2      |                           | 0010<br>0010<br>0010         | 000I<br>?<br>?     | Программа I<br>Продолжить<br>Загрузить стек<br>Продолжить                  |
| 3<br>4           |                           | 0111                         | <b>?</b><br>?      | Переход по стеку                                                           |
| 0<br>I<br>2<br>3 | 1100                      | 0001<br>0010<br>0101<br>0010 | ?<br>?<br>?<br>?   | Программа 2 Продолжить Переход к подпро- грамме I2 Продолжить Переход на 0 |
| 12<br>13         |                           | 0110<br>0010                 | ?                  | Продолжить<br>Возврат                                                      |

Таблица 14

| Выполняемый такт      | TO    | TI         | T2   | ТЗ   | T4  | T5   |
|-----------------------|-------|------------|------|------|-----|------|
| Входы КІ8ОАВУІ:       |       |            |      |      |     |      |
| 80, 81<br>FF , DUP    | 00    | 10         | UO   | OI   | 00  | IO   |
| FF, PUP               | IX*   | 0 <b>I</b> | IX   | 00   | IX  | IX   |
| R                     | 12    | Х          | X    | X    | 0   | Х    |
| Содержимое регистров: |       |            |      |      |     |      |
| Clax                  | I     | 2          | 13   | 14   | 3   | 4    |
| Crek O                | -     | -          | 2    | 2    | _   | -    |
| Стек 1,2,3            | -     | -          |      | _    | -   |      |
| PrA                   | X     | 12         | X    | X    | Х   | 0    |
| Виход КІ804ВУІ        | I     | 12         | 13   | 2    | 3   | 0    |
| Виход памяти          | 7SR12 | MKIZ       | RTS  | MIV2 | 900 | LIKC |
| Содержиное РгыК       | AIKO  | YSR12      | MKIZ | 275  | M02 | 3/20 |

ж) х - состояние безразлично.

#### Задание для самостоятельной подготовки

- 1. Изучите структуру БМУ, назначение его узлов и сигналов управления.
- 2. По табл. 12 изучите функции переходов в БМУ МТ1804.
- 3. Разработайте программу с обращением к подпрограмме из подпрограммы. Постройте диаграмму состояний БМУ в форме табл. 14, приняв уровень вложенности подпрограмм, равным 2.
- 4. Изучите программу, представленную в символической записи функций перехода на рис. 6, где числами обозначены адреса ячеек. Составьте диаграмму состояний стека при работе программы. Подготовьте программу для выполнения в МТ1804.



#### Порядок выполнения работы

- 1. Загрузить в память (в тетрады 6, 7) программу, обеспечивающую выполнение 3 групп микрокоманд по адресам  $A_0$ ,  $A_1$ ),  $(A_4, A_5)$ ,  $(A_{14}, A_{15})$  с остановом по адресу  $A_{15}$ . Выполнить начальную установку регистра МК. Перевести переключатель режима в положение **РАБОТА**. Установить переключатели **МУЛЬТИПЛЕКСОР** в положение 0 для индикации выходной шины адреса Y БИС К1804ВУ1. Нажимая кнопку **ПУСК**, проверить последовательность адресов, выводимых на шину Y .
- 2. Проверить работу программы I из табл. 13, фиксируя последовательность адресов на шине Y . Изменить программу, обеспечив выход из цикла по условию.
- 3. Загрузить и выполнить программу условного перехода по адресу Aj, в которой проверяются 2 заданных признака, вырабатываемых в результате выполнения арифметической операции (из совокупности признаков F3, C4, OVR, F=0,  $F\neq 0$ ). Обратить внимание на значение второго признака на выходе процессорного элемента после выполнения команды условного перехода по первому признаку. Объяснить, каким значением второго признака (первоначальным или изменившимся) обусловлен второй переход, и почему.
- 4.Выполнить программы, разработанные по пп. 3,4 задания для самостоятельной подготовки, сравнивая наблюдаемые результаты с ожидаемыми.

#### Содержание отчета

В отчет должны входить: структурная схема БМУ; таблица функций перехода; диаграмма состояний БМУ при выполнении вложенных подпрограмм; таблицы с разработанными программами; результаты наблюдений в виде табл. 13.

## Работа № 3. ЛОГИЧЕСКАЯ ОБРАБОТКА ДАННЫХ И ОРГАНИЗАЦИЯ УСЛОВНЫХ ПЕРЕХОДОВ В МИКРОПРОГРАММАХ

Цель работы - изучение логических функций микропроцессора, программных способов маскирования данных и условных переходов в микропрограммах.

#### Теоретическая часть

Процессор КІ804ВСІ позволяет выполнить 5 логических операций над 4-разрядными операндами (см. табл. 3): "логическое умножение" ( $R \cdot S$ ), "логическое сложение" ( $R \cdot S$ ), "исключающее ИЛИ" ( $R \oplus S$ ), "равнозначность" ( $\overline{R} \oplus \overline{S}$ ), "запрет R" ( $\overline{R} \cdot S$ ). Разряды операндов, участвующих в логических операциях, обрабатываются независимо друг от друга. Это позволяет программным путем проверять или изменять (маскировать) содержимое одного или нескольких разрядов в слове данных, сравнивать коды двух операндов, инвертировать содержимое регистров, осуществлять перестановку полей в слове данных и т.д.

Логическое умножение операнда и маски, содержащей 0 в і-м разряде, позволяет очистить і -й разряд операнда. Разряды операнда сохраняются без изменений, если в соответствующих им разрядах маски

Логическое сложение операнда и маски позволяет установить в разрядах операнда I, если в соответствующих разрядах маски записана І. Если разряды маски содержат 0, то соответствующие им разряды операнда сохраняются без изменений.

Операция "исключающее ИЛИ" позволяет инвертировать операнд, если разряды маски содержат І; в противном случае операнд сохраняется без изменений.

Операция "равнозначность" позволяет установить І в разряды операнда, значение которых совпадает со значением соответствующих разрядов маски; в остальных разрядах устанавливается 0.

Примеры логических операций приведены в табл. 15. В табл. 16 по адресам 0...2 приведена микропрограмма логического умножения операнда из регистра POH1 и маски D . Результат помещается в регистр РОН2.

Таблина 15

| Операци                            | Операнд              | Маска                | Результат            | Комментарий                                                      |
|------------------------------------|----------------------|----------------------|----------------------|------------------------------------------------------------------|
| R·S                                | III0<br>1010<br>1010 | 0III<br>0000<br>0011 | 0II0<br>0000<br>0010 | Очистка разряда 3<br>КОД "0" на выход<br>Разряды 0,1 на<br>выход |
| $R \lor S$                         | 0I0I<br>0I0I<br>0100 | 1111<br>1000<br>0000 | 1111<br>II0I<br>0100 | Код "15" на выход<br>Установка разряда 3<br>Операнд на выход     |
| R⊕S                                | OIII<br>OIII         | 1111<br>0000<br>0III | 1010<br>0III<br>0000 | Инверсия операнда<br>Операнд на выход<br>Код "0" на выход        |
| $\overline{R} \oplus \overline{S}$ | 0I0I<br>0II0<br>1001 | 0110<br>0110         | 1010<br>IIII<br>0000 | Инверсия операнда<br>Коды равны Код "0"<br>на выход              |

Организация условных переходов в микропрограммах осуществляется по признакам регистра состояния. Регистр состояния МТ1804 имеет 4 разряда, каждый из которых устанавливается в зависимости от результата последней операции: I - Бит нулевого результата Z; 2 - бит старшего (знакового) разряда F3; 3 - бит выходного переноса C4; 4 - бит переполнения OVR. Так как флаги состояния процессора записываются в регистр состояния с задержкой на один такт, то переход но флагу производится в следующей микрокоманде. Если проверяемое условие выполнено, то осуществляется переход по заданному адресу, в противном случае выполняется следующая по порядку микрокоманда. Таким образом, микрокоманды условных переходов позволяют реализовать ветвящиеся алгоритмы, т.е. в зависимости от текущего признака результата перейти на тот или иной участок микропрограммы.

| Адрес       |      |                              |                          |            |            |      |              |       |                                                                              |
|-------------|------|------------------------------|--------------------------|------------|------------|------|--------------|-------|------------------------------------------------------------------------------|
| памяти      | 7    | 6                            | 5                        | 4          | 3          | 2    | 1            | 0     | Комментарий                                                                  |
|             | AR   | CA                           | MI.18-6                  | M0. 12-0   | CO.I5-3    | A    | В            | D     |                                                                              |
| 0<br>I<br>2 | 0001 | 0010<br>0010<br>0001         | 011<br>011<br>001        | 111        | 011<br>100 | 0001 | 0001<br>0010 | XXXX* | Загрузка операнда<br>в РОН 1<br>РОН1← РОН2<br>Переход на 1                   |
| 3<br>4<br>5 | 0100 | 0010<br>0010<br>1100<br>0001 | 011<br>001<br>001<br>001 | 111<br>101 | 011<br>100 | 0001 | 0001         | 1000  | Загрузка маски Проверка разряда D3 Переход на 4, если D3 = 0 Конец программы |

<sup>\*)</sup> XXXX - код данных

Таблица 17

|        |      |      |         | Номер т | етрады  |      |      |      |                          |
|--------|------|------|---------|---------|---------|------|------|------|--------------------------|
| Адрес  | 7    | 6    | 5       | 4       | 3       | 2    | I    | 0    |                          |
| памяти | AR   | CA   | MI.I8-6 | MO. 12- | CO.15-3 | A    | В    | D    | Комментарий              |
|        |      |      |         | 0       |         |      |      |      |                          |
| 0      |      | 0010 | 000     | 111     | 011     |      |      | 1111 | Установка I5 в PQ        |
| I      |      | 0010 | 011     | 111     | 011     |      | 0000 | 1000 | Загрузка маски I         |
|        |      |      |         |         |         |      |      |      | в РОН 0                  |
| 2      |      | 0010 | 011     | 111     | 011     |      | 0001 | 0001 | Загрузка маски 2 в РОН 1 |
| 3      |      | 0010 | 001     | 101     | 100     | 0000 |      | XXXX | Проверка D3              |
| 4      | 0011 | 1100 | 001     | 010     | 100     |      |      |      | Переход за 3,            |
|        |      |      |         |         |         |      |      |      | еслх D3 -= 0             |
| 5      |      | 0010 | 001     | 010     | 011     |      |      |      | PQ на выход(включение    |
|        |      |      |         |         |         |      |      |      | светодиодов)             |
| 6      |      | 0010 | 001     | 101     | 100     | 0001 |      | XXXX | Проверка D0              |
| 7      | 0110 | 1100 | 001     | 010     | 011     |      |      |      | Переход на 6, если       |
|        |      |      |         |         |         |      |      |      | DO=O                     |
| 8      |      | 0010 | 001     | 010     | 111     |      |      |      | PQ на выход              |
|        |      |      |         |         |         |      |      |      | (выключение              |
|        |      |      |         |         |         |      |      |      | светодиодов)             |
| 9      | 0011 | 0001 |         |         |         | ·    |      |      | Повторить с адреса 3     |

В микрокоманде устройства МТ1804 проверяемое условие задается в поле CA микрокоманды; адрес, на который происходит переход при выполнении условия, находится в поле AR. Коды управления CA, обеспечивающие переход по условиям  $F\neq 0$ , F=0 F3, C4, OVR приведены в табл. 12.

В табл. 16 по адресам 3...6 приведена микропрограмма проверки значения разряда данных D3 из ячейки 4, в которой использован условный переход по флагу Z (если F=0). Микропрограмма переходит в ражим ожидания до появления I в разряде D3. В табл. 17 приведена микропрограмма, которая в зависимости от значения D3 из ячейки 3 (D0 из ячейки 6) осуществляет вывод на выходной регистр кода 15 (0), что подтверждается включением (выключением) светодиодов, подключенных к выходной шине Y

Выполнение условия D3 = I сопровождается включением светодиодов, условия D0 = I - гашением светодиодов.

#### Задание для самостоятельной подготовки

- 1. Определите значения флагов при выполнении логических операций по табл. 15.
- 2. Изучите микропрограммы из табл. 16, 17.
- 3. Разработайте микропрограммы контрольных заданий из приложения. Номера заданий получите у преподавателя.

### Порядок выполнения работы

- 1. Загрузить в память микропрограмму по адресам 0, I, 2 из табл. 16. Проверить работу микропрограммы при различных значениях операнда и маски, фиксируя в таблице результаты на индикаторах данных. Указать в таблице значения флагов на выходе процессора.
- 2. Изменяя микрокоманду по адресу I, проверить выполнение операций "логическое сложение", "исключающее ИЛИ", "запрет R " при различных значениях операнда и маски. Результаты наблюдений записать в таблице.
- 3. Загрузить в память микропрограмму по адресам 3...6 из табл. 16. Выполнить микропрограмму в шаговом режиме и убедиться, что при ее выполнении устройство реагирует лишь на те коды, которые содержат I в разряде D3. Изменить программу так, чтобы устройство реагировало на 0 в 3-м разряде при I во всех остальных разрядах.
  - 4. Загрузить в память тестовую микропрограмму из табл. 17.

Выполнить микропрограмму в шаговом режиме и убедиться, что только при значении D3 = I в ячейке 3 включаются все светодиоды индикатора данных и процессор переходит в режим ожидания, если в ячейке 6 разряд DO = 0. Загрузив по адресу 6 DO = I, убедиться, что светодиоды индикатора данных выключаются и процессор переходит к проверке разряда D3.

5. Исследовать самостоятельно разработанные микропрограммы по заданию из приложения.

#### Содержание отчета

Отчет должен содержать: таблицы результатов наблюдений по всем логическим операциям; схемы алгоритмов и тексты разработанных и проверенных микропрограмм.

## Литература

- 1. Проектирование цифровых систем на комплектах микропрограммируемых БИС. /Под ред. В.Г.Колесникова. М.: Радио и связь, 1984. С. 6-12, 108-118.
- 2. Дж.Мик, Дх.Брик. Проектирование микропроцессорных устройств с разрядно-модульной организацией. М.: Мир, 1984. -Т. І. 253 о.

#### Задания для самостоятельного программирования

В заданиях 1-4 разработать микропрограмму, которая выполняет обмен значениями разрядов:

- 1) (0, 1) регистра РОНі и (2, 3) регистра РОНі ;
- 2) (0) и (3) регистра РОНі-;
- 3) (N) регистра РОНі и (N) регистра РОНј.;
- 4) (1, 3) и (0, 2) Q -регистра.
- В заданиях 5-8 разработать микропрограмму, которая после загрузки регистра РОНі изменяет его содержимое:
  - 5) перемещая все І вправо и вытесняя нули влево;
  - 6) перемещая все 0 влево и вытесняя единицы вправо;
  - 7) сохраняя в коде одну І;
  - 8) сохраняя в коде два 0.

Разработать микропрограмму преобразования:

9) 4-разрядного двоичного числа без знака в двоично-десятичное;

10) 2-разрядного двоичного кода в унитарный код.

Разработать микропрограмму вычисления логической функции:

$$\begin{aligned} \text{II)}_{F} &= \begin{cases} A\overline{B} \text{ , eche } \mathcal{D} > \mathcal{O} \\ 0 \text{ , eche } \mathcal{D} \leq \mathcal{O} \end{cases} & \text{I2)}_{F} &= \begin{cases} A \vee \mathcal{B} \text{ } \text{ eche } \mathcal{C} \leq \mathcal{D} \\ 0 \text{ , eche } \mathcal{C} \geq \mathcal{D} \end{cases} \\ \text{I3)}_{F} &= \begin{cases} A\overline{B} \text{ , eche } \mathcal{D} > \mathcal{C} \\ A \vee \overline{\mathcal{C}} \text{ , eche } \mathcal{D} \leq \mathcal{C} \end{cases} & \text{I4)}_{F} &= \begin{cases} A \vee \overline{\mathcal{B}} \text{ , eche } |\mathcal{D}| \geq \mathcal{C} \\ A \oplus \overline{\mathcal{B}} \text{ , eche } |\mathcal{D}| \leq \mathcal{C} \end{cases} \end{aligned}$$

Разработать микропрограмму, которая определяет:

- 15) сумму трех чисел;
- 16) сумму ряда нечетных чисел;
- 17) сумму модулей 2-разрядных двоично-десятичных чисел А и В;
- 18) разность модулей 2-разрядных двоично-десятичных чисел A и B,
- 19) произведение  $\Pi = |N| \cdot 2^m$ , m > 4
- 20) частное  $C=|N|/2^m m>4$ ;
- 21) наибольшее из трех чисел;
- 22) значение разряда 3 на входной шине данных D процессора;
- 23) значение разряда 2 в РОНі;
- 24) истинность отношения -D≥N;
- 25) истинность отношения  $|D| \le 6$  ',
- 26) истинность D при четном количестве единиц в D -коде (контроль паритета);
- 27) истинность отношения |A| > |B|, где A и B числа со знаком в дополнительном коде.

Разработать микропрограмму, выполняющую сдвиг 4-разрядного кода на число разрядов, равных количеству:

- 26) единиц в коде;
- 29) нулей в коде.

Разработать микропрограмму моделирования:

- 30) 8-разрядного суммирующего счетчика;
- 31) 8-разрядього вычитающего счетчика;
- 32) операции "логический сдвиг" 12-разрядного операнда;
- 33) операции "циклический сдвиг' 12-разрадного операнда;
- 34) операции "арифметический сдвиг" 12-разрядного операнда.

## Вопросы для самопроверки

- 1. Какие микрокоманды (одно-, двух-, трехадресные) можно реализовать в процессоре KI804BCI? Приведите примеры.
  - 2. Почему выход флага Z микросхемы KI804BCI выполнен по схеме с открытым коллектором?
  - 3. Как осуществить наращивание количества разрядов процессора?
  - 4. Чем объяснить присутствие "-1" в записи операции вычитания в табл. 3?
  - 5. Охарактеризуйте используемый в МТ1804 способ управления выборкой адреса микрокоманды.
  - 6. Как увеличить объем микропрограммной памяти?
- 7. Объясните работу указателя стека при операциях PUSH и POP . Как при этом изменяется содержимое ячеек накопителя стека?
- 8. В каком режиме работает регистр состояния устройства при выполнении микрокоманд условного перехода? Чем это обусловлено? Как это влияет на микропрограммирование?
  - 9. Приведите пример использования функции перехода по адресу вектора.